新思科技提供基于台积公司5奈米制程的广泛IP组合

电子信息网 20200604

  • 高性能计算
  • 5奈米制程
  • IP组合
日前,新思科技(Synopsys, Inc.)宣布推出基于TSMC 5奈米制程的业界最广泛的高品质IP组合, 用于高性能计算片上系统(SoC)的开发。基于台积公司制程技术的DesignWare® IP核组合,包括最广泛使用的高速协议接口IP和基础IP等。

       日前,新思科技(Synopsys, Inc.)宣布推出基于TSMC 5奈米制程的业界最广泛的高品质IP组合, 用于高性能计算片上系统(SoC)的开发。基于台积公司制程技术的DesignWare® IP核组合,包括最广泛使用的高速协议接口IP和基础IP,用于加速高端云计算、AI加速器、网络和存储应用的片上系统开发。新思科技市场领先的DesignWare IP核和台积公司5奈米制程的结合,使设计人员能够满足设计性能、功耗和面积要求,同时降低集成风险。

 

       台积公司设计基础架构行销事业部资深经理Suk Lee表示:“我们与新思科技的长期合作为双方共同的客户带来基于台积公司最先进制程技术的DesignWare IP核,令客户能够在包括高性能计算在内的广泛市场应用上,实现一次性流片成功。新思科技采用台积公司先进制程技术的DesignWare IP,帮助设计人员迅速将必要的功能融入设计,同时受益于我们最先进的5奈米制程技术的显著功耗和性能提升。”

       新思科技IP核营销与战略高级副总裁John Koeter表示:“近二十年来,新思科技一直为台积公司每一代工艺技术提供高品质DesignWare IP,具有无与伦比的功耗、性能和面积优势。通过在台积公司5奈米工艺技术上提供业界最广泛的接口和基础IP组合,新思科技正在帮助我们的共同客户加快发展,迎接高性能计算片上系统的新时代。”

声明:转载此文是出于传递更多信息之目的。若有来源标注错误或侵犯了您的合法权益,请与我们联系,我们将及时更正、删除,谢谢。

查看全文

点赞

电子信息网

作者最近更新

  • DEEPX首席执行官Lokwon Kim将在CES 2024小组讨论上就AI硬件和芯片的未来发表演讲
    电子信息网
    2024-01-12
  • 一云多芯,成为浪潮信息助力农村金融数字转型的利器
    电子信息网
    2024-01-10
  • 三星与红帽携手推动CXL存储生态系统扩展并取得重要进展
    电子信息网
    2024-01-07

期刊订阅

相关推荐

  • 英特尔、联想华大基因三家携手:加速新型冠状病毒基因组分析

    2020-03-04

  • 超算联盟向新冠病毒研究人员开放了超算资源的访问

    2020-03-25

  • 22年后重做独显 Intel Xe获微软认可

    2020-04-03

  • 法国芯片初创企业SiPearl已获ARM下一代处理器IP授权

    2020-04-23

评论0条评论

×
私信给电子信息网

点击打开传感搜小程序 - 速览海量产品,精准对接供需

  • 收藏

  • 评论

  • 点赞

  • 分享

收藏文章×

已选择0个收藏夹

新建收藏夹
完成
创建收藏夹 ×
取消 保存

1.点击右上角

2.分享到“朋友圈”或“发送给好友”

×

微信扫一扫,分享到朋友圈

推荐使用浏览器内置分享功能

×

关注微信订阅号

关注微信订阅号,了解更多传感器动态

  • #{faceHtml}

    #{user_name}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 查看评论 回复

    共#{comment_count}条评论

    加载更多

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} #{reback} 回复

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 回复

  • 关闭
      广告