澜起科技发布业界首款DDR5第一子代时钟驱动器工程样片

大半导体产业网 20220902

  • JEDEC标准

澜起科技宣布在业界率先推出DDR5第一子代时钟驱动器(简称CKD或DDR5CK01)工程样片,并已送样给业界主流内存厂商,该产品将用于新一代台式机和笔记本电脑的内存。

长久以来,时钟驱动功能集成于寄存时钟驱动器(Register Clock Driver)芯片,在服务器RDIMM或LRDIMM模组上面使用,并未部署到PC端。随着DDR5传输速率持续提升,时钟信号频率越来越高,时钟信号的完整性问题变得日益突出。当DDR5数据速率达到6400MT/s及以上时,PC端内存如台式机及笔记本电脑的UDIMM、SODIMM模组,须采用一颗专用的时钟驱动芯片来对内存模组上的时钟信号进行缓冲再驱动,才能满足高速时钟信号的完整性和可靠性要求。

澜起科技在内存接口芯片领域深耕近二十年,积极参与JEDEC组织相关标准的制定,密切跟踪市场趋势,在业界率先完成了DDR5CK01工程样片的研发并送样。该芯片的主要功能是缓冲来自台式机和笔记本电脑中央处理器的高速内存时钟信号,并将之输出驱动到UDIMM、SODIMM模组上的多个DRAM内存颗粒。该时钟驱动芯片符合JEDEC DDR5CK01标准,支持数据速率高达6400MT/s,并支持低功耗管理模式。

澜起科技总裁Stephen Tai先生表示:
我们非常高兴已将首批DDR5CK01工程样片送达客户手中,助力客户研发新一代PC端内存产品。澜起科技将持续在内存接口产品进行研发创新和技术拓展,为内存厂商提供全面、卓越的内存接口解决方案。

 

查看全文

点赞

大半导体产业网

作者最近更新

  • 爱立信顺利完成IMT-2020(5G)推进组5G RedCap技术测试
    大半导体产业网
    2022-10-21
  • 性能提高44%,三星计划2纳米制程加入背后供电技术
    大半导体产业网
    2022-10-21
  • 高性能传感器信号链芯片提供商晟朗微电子完成Pre-A轮融资
    大半导体产业网
    2022-10-21

期刊订阅

相关推荐

  • 澜起科技:PCIe5.0Retimer芯片的核心IP由公司自主研发

    2022-03-08

  • 澜起科技发布业界首款DDR5第三子代寄存时钟驱动器工程样片

    2022-12-05

  • 华邦推出符合JEDEC标准的小封装LPDDR4/4X 100BGA,助力节能减碳

    2022-07-30

  • JEDEC宣布UFS 4.0新标准和其它附加闪存规范技术支持更新

    2022-08-20

评论0条评论

×
私信给大半导体产业网

点击打开传感搜小程序 - 速览海量产品,精准对接供需

  • 收藏

  • 评论

  • 点赞

  • 分享

收藏文章×

已选择0个收藏夹

新建收藏夹
完成
创建收藏夹 ×
取消 保存

1.点击右上角

2.分享到“朋友圈”或“发送给好友”

×

微信扫一扫,分享到朋友圈

推荐使用浏览器内置分享功能

×

关注微信订阅号

关注微信订阅号,了解更多传感器动态

  • #{faceHtml}

    #{user_name}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 查看评论 回复

    共#{comment_count}条评论

    加载更多

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} #{reback} 回复

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 回复

  • 关闭
      广告