东京电子成功开发可用于制造400层堆叠3D NAND芯片的新技术

传感洞见 20230619

  • 半导体制造
  • 3D NAND
东京电子开发了一种创新的蚀刻技术能够在堆叠超过400层的先进3D NAND器件中生产存储沟道孔,可以在33分钟内实现高深宽比的10µm深蚀刻。

半导体设备巨头东京电子近日宣布,其位于东京电子宫城的开发团队(其等离子体蚀刻系统的开发和制造基地)开发了一种创新的蚀刻技术,能够在堆叠超过400层的先进3D NAND器件中生产存储沟道孔。该团队开发的新工艺首次将介电蚀刻应用于低温范围,生产出具有极高蚀刻率的系统。这项创新技术不仅可以在33分钟内实现高深宽比的10µm深蚀刻,而且与以前的技术相比,还可以将全球变暖的可能性降低84%。蚀刻结构的几何形状非常明确,如图1所示。这项技术带来的潜在创新将推动更大容量的3D NAND闪存的开发。

图1.蚀刻后的存储器沟道孔图案的截面SEM图像和孔底部的FIB切割图像。

图2 3D NAND闪存

TEL开发这项技术的团队在6月11日至6月16日在京都举行的2023年超大规模集成电路技术与电路研讨会上提交其研究结果报告,该研讨会是最负盛名的半导体研究国际会议之一。

查看全文

点赞

传感洞见

作者最近更新

  • 探秘传感器类型:开启智能感知新视界
    传感洞见
    04-09 18:41
  • 2030年,自动驾驶传感器市场将高达235亿美元
    传感洞见
    2024-06-17
  • 网络研讨会:利用无电池传感器打造物联网的未来!
    传感洞见
    2024-05-28

期刊订阅

相关推荐

  • 美国格芯指控台积电16项专利侵权 台积电坚决否认

    2019-08-27

  • 美国ITC接受格芯起诉台积电专利调查 多家中国企业受波及

    2019-09-30

  • 国产芯片挥之不去的痛:MaskAligner-光刻机

    2019-11-08

  • 泛林集团发布全新光刻胶技术,有助于提高EUV光刻的分辨率、生产率和良率

    2025-08-21

评论0条评论

×
私信给传感洞见

点击打开传感搜小程序 - 速览海量产品,精准对接供需

  • 收藏

  • 评论

  • 点赞

  • 分享

收藏文章×

已选择0个收藏夹

新建收藏夹
完成
创建收藏夹 ×
取消 保存

1.点击右上角

2.分享到“朋友圈”或“发送给好友”

×

微信扫一扫,分享到朋友圈

推荐使用浏览器内置分享功能

×

关注微信订阅号

关注微信订阅号,了解更多传感器动态

  • #{faceHtml}

    #{user_name}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 查看评论 回复

    共#{comment_count}条评论

    加载更多

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} #{reback} 回复

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 回复

  • 关闭
      广告