台积电与博通联合打造1700平方毫米巨型中介层

中电网 20210606

  • 半导体与集成电路
台积电、博通联合宣布,双方将利用晶圆上芯片封装(CoWos)技术,打造面积达1700平方毫米的中介层,是芯片蚀刻所用光掩模光罩尺寸极限858平方毫米的整整两倍。

  晶体管越来越小,但是高性能计算需求越来越高,有些人就反其道而行之,尝试制造超大芯片。之前我们就见识过Cerebras Systems打造的世界最大芯片WSE,拥有46225平方毫米面积、1.2万亿个晶体管、40万个AI核心、18GB SRAM缓存……并得到了美国能源部的青睐和部署。


  晶体管越来越小,但是高性能计算需求越来越高,有些人就反其道而行之,尝试制造超大芯片。之前我们就见识过Cerebras Systems打造的世界最大芯片WSE,拥有46225平方毫米面积、1.2万亿个晶体管、40万个AI核心、18GB SRAM缓存……并得到了美国能源部的青睐和部署。

  现在,台积电、博通联合宣布,双方将利用晶圆上芯片封装(CoWos)技术,打造面积达1700平方毫米的中介层(Interposer),是芯片蚀刻所用光掩模(光罩)尺寸极限858平方毫米的整整两倍。

  这样规模的中介层显然是无法一次性单个制造出来的,台积电实际上是同时在晶圆上蚀刻多个中介层,然后将它们连接在一起,组成一个整体。

  工艺上,台积电也用上了最先进的5nm EUV(N5),它将在今年上半年投入量产。

  所谓中介层,用途就是串联不同裸片(Die)的桥梁,因为随着现代芯片日益复杂,制造单个大型SoC的代价越来越大,所以行业普遍开发出了各种新的封装技术,将不同的小芯片、模块整合在一起,构成一颗大芯片。

  博通就计划用这个庞大无比的中介层,封装多个SoC芯片,以及六颗HMB2内存,单颗容量16GB,总容量达96GB/s,带宽也高达2.7TB/s。

  看这规格,应该是三星最新的HBM2E。

  台积电和高通未透露这种庞大芯片的具体规格,只是说将用于高性能计算领域。另外,台积电还在改进CoWoS封装技术,所以未来不排除面积超过1700平方毫米的更大芯片。

声明:转载此文是出于传递更多信息之目的。若有来源标注错误或侵犯了您的合法权益,请与我们联系,我们将及时更正、删除,谢谢。

查看全文

点赞

中电网

作者最近更新

  • 霍尼韦尔新一代JetWave卫星通信系统将显著提升公务机高速互联体验
    中电网
    2022-10-18
  • 安森美将主办一系列电源在线直播以提高工程师的电源设计敏锐性
    中电网
    2022-10-18
  • Gartner:2022年第三季度全球PC出货量下降19.5%
    中电网
    2022-10-18

期刊订阅

相关推荐

  • 苹果高管访问三星商讨iPhone芯片潜在短缺问题

    2019-07-19

  • 华为海思正为PC开发更多芯片 至少采用7纳米工艺

    2019-08-11

  • 三星如何在图像传感器领域挑战索尼霸主地位?

    2019-08-12

  • 布局音频市场 汇顶科技1.65亿美元收购恩智浦VAS业务

    2019-08-25

评论0条评论

×
私信给中电网

点击打开传感搜小程序 - 速览海量产品,精准对接供需

  • 收藏

  • 评论

  • 点赞

  • 分享

收藏文章×

已选择0个收藏夹

新建收藏夹
完成
创建收藏夹 ×
取消 保存

1.点击右上角

2.分享到“朋友圈”或“发送给好友”

×

微信扫一扫,分享到朋友圈

推荐使用浏览器内置分享功能

×

关注微信订阅号

关注微信订阅号,了解更多传感器动态

  • #{faceHtml}

    #{user_name}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 查看评论 回复

    共#{comment_count}条评论

    加载更多

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} #{reback} 回复

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 回复

  • 关闭
      广告