台积电5nm晶体管密度每平方毫米超1.7亿个

电子信息产业网 20250822

  • 晶体管密度
  • EUV光刻
台积电尚未公布5nm工艺的具体指标,只知道会大规模集成EUV极紫外光刻技术,不过在一篇论文中披露了一张晶体管结构侧视图。

  台积电已在3月开始5nm工艺的试产,第二季度内投入规模量产,苹果A14、华为麒麟1020、AMDZen4等处理器都会使用它,而且消息称初期产能已经被客户完全包圆,尤其是苹果占了最大头。

  台积电尚未公布5nm工艺的具体指标,只知道会大规模集成EUV极紫外光刻技术,不过在一篇论文中披露了一张晶体管结构侧视图。

  WikiChips经过分析后估计,台积电5nm的栅极间距为48nm,金属间距则是30nm,鳍片间距25-26nm,单元高度约为180nm,照此计算,台积电5nm的晶体管密度将是每平方毫米1.713亿个。

  相比于初代7nm的每平方毫米9120万个,这一数字增加了足足88%,而台积电官方宣传的数字是84%。

  虽然这些年摩尔定律渐渐失效,虽然台积电的工艺经常面临质疑,但不得不佩服台积电的推进速度,要知道16nm工艺量产也只是不到5年前的事情,那时候的晶体管密度才不过每平方毫米2888万个,5nm已经是它的几乎六倍!

  另外,台积电10nm工艺的晶体管密度为每平方毫米5251万个,5nm是它的近3.3倍。

声明:转载此文是出于传递更多信息之目的。若有来源标注错误或侵犯了您的合法权益,请与我们联系,我们将及时更正、删除,谢谢。

查看全文

点赞

电子信息产业网

作者最近更新

  • 中国电信和三星联手推出双旗舰折叠屏手机W23 | W23 Flip
    电子信息产业网
    2022-10-21
  • 热议党的二十大报告,这些企业家心潮澎湃!(二)
    电子信息产业网
    2022-10-20
  • 勇攀科技高峰,实现高水平科技自立自强——两院院士热议党的二十大报告
    电子信息产业网
    2022-10-21

期刊订阅

相关推荐

  • 三星开始量产7纳米芯片 与台积电激烈竞争大客户

    2020-02-24

  • 泛林集团发布全新干膜光刻胶技术:一项用于EUV光刻图形化的干膜光刻胶技术

    2020-02-28

  • 泛林集团发布全新光刻胶技术,有助于提高EUV光刻的分辨率、生产率和良率

    3天前

  • 台积电5nm晶体管密度比7nm提高88%

    2020-03-25

评论0条评论

×
私信给电子信息产业网

点击打开传感搜小程序 - 速览海量产品,精准对接供需

  • 收藏

  • 评论

  • 点赞

  • 分享

收藏文章×

已选择0个收藏夹

新建收藏夹
完成
创建收藏夹 ×
取消 保存

1.点击右上角

2.分享到“朋友圈”或“发送给好友”

×

微信扫一扫,分享到朋友圈

推荐使用浏览器内置分享功能

×

关注微信订阅号

关注微信订阅号,了解更多传感器动态

  • #{faceHtml}

    #{user_name}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 查看评论 回复

    共#{comment_count}条评论

    加载更多

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} #{reback} 回复

  • #{ahtml}#{created_at}

    #{content}

    展开

    #{like_count} #{dislike_count} 回复

  • 关闭
      广告